Перейти к содержимому


Фото
- - - - -

XB-XC3S500E-PQ208 (XC3S500E-4PQ208)

XB-XC3S500E-PQ208

  • Чтобы отвечать, сперва войдите на форум
Нет ответов

#1 Support

Support

  • Модераторы
  • 68 Сообщений:
  • LDM-SYSTEMS
  • г. Москва

Опубликовано 05 сентября 2015 - 16:29

1.jpg

XB-XC3S500E-PQ208

 

Отладочная плата XB-XC3S500E-PQ208 представляет собой печатную плату размером 145х122х12 мм и макетным полем 70х122 мм (шаг отверстий 2.54 мм) с установленной на ней микросхемой ПЛИС фирмы Xilinx семейства Spartan-3E FPGA в корпусе PQFP-208 (XC3S500E-PQ208, количество ножек ввода/вывода 158, логическая емкость 500 000 логических ячеек). Для удобства проектирования плата под микросхемой ПЛИС разведена так, чтобы было удобно производить пайку проводным монтажом (ножки ввода/вывода имеют соответствующие площадки, отведенные от корпуса). Плата снабжена разъемом IDC-10MS для подключения загрузочных кабелей XB-XUP USB-JTAG, XB-PCIII 2.01 Xilinx Parallel Cable III или их аналогов. Питание платы осуществляется от внешнего стабилизированного источника c напряжением + 9...12 В.

Линейные преобразователи напряжения преобразуют напряжение источника питания в напряжение VCCINT = 1.2 В, VCCAUX = 2.5 В и VCCIO = 3.3 В.

Отладочная плата предназначена для макетирования устройств, проектируемых на ПЛИС фирмы Xilinx семейства Spartan-3E FPGA, а также сборки законченных устройств путем монтажа необходимых компонентов на макетном поле платы. Использование XB-XC3S500E-PQ208 позволяет максимально сократить время внедрения продукта пользователя на рынок.

На плате расположены четыре светодиода и четыре кнопки, которые подключены к выводам ПЛИС. Они предназначены для упрощения проектирования и могут пригодиться при тестировании проекта.

На плату установлены два независимых генератора. Используя перемычки, можно осуществить настройку генераторов на частоты 25, 50 и 100 МГц.

На плате установлена конфигурационная память PROM (XCF02SVO20C или XCF04SVO20C).

 

Комплектация:

 отладочная плата;

 описание к отладочной плате;

 примеры проектов для Xilinx ISE WebPack;

 описание к семейству ПЛИС Xilinx.






0 пользователей читают эту тему

0 пользователей, 0 гостей, 0 невидимых